Design method to transmit and receive source synchronous signals using source asynchronous

Loading...
Thumbnail Image
Date
2013-07
Authors
Ramachandran, Nathan
Journal Title
Journal ISSN
Volume Title
Publisher
Pusat Pengajian Kejuruteraan Elektrik & Elektronik, Universiti Sains Malaysia
Abstract
Field Programmable Gate Array (FPGA) yang berkos rendah menawarkan data dengan kelajuan terhad untuk saluran sumber segerak Low-Voltage Differential Signaling (LVDS) Input-Output (IO) tetapi kelajuan lebih tinggi untuk saluran sumber tidak segerak. Cyclone V adalah peranti berkos rendah yang menawarkan saluran LVDS IO yang menyokong kadar kelajuan 1.25 Gigabit sesaat (Gbps) tetapi saluran tidak segeraknya menyokong kadar kelajuan 5 Gbps. Secara umum, satu lagi had sumber sistem segerak adalah jarak penghantaran saluran jam perlu sependek yang mungkin untuk menghapuskan condong antara saluran data dan saluran jam. Maka, objektif kajian ini adalah membentangkan penyelesaian untuk menghantar dan menerima sumber isyarat segerak pada kelajuan yang lebih tinggi menggunakan saluran sumber tidak segerak yang terdapat dalam peranti FPGA. Penyelesaian yang dicadangkan juga akan membolehkan jarak penghantaran saluran jam yang lebih panjang digunakan. Lower cost Field Programmable Gate Array (FPGA) devices offer limited data rate speed for source synchronous Low-Voltage Differential Signaling (LVDS) Input-Output (IO) interfaces but higher data rate speeds for source asynchronous transceivers channels. Cyclone V which is a low cost FPGA device supports LVDS IO channels for data rates up-till 1.25 Gigabit per second (Gbps) meanwhile the transceiver channels support data rates up-till 5 Gbps. In general, another known limitation of source synchronous system is the clock transmission path need to be as short as possible to eliminate high skew between data channel and clock channel. Hence, this research objective is to presents a solution to transmit and receive source synchronous signals at higher data rates using the available source asynchronous channels in the FPGA devices. The solution will also address the limitation of clock transmission path length.
Description
Keywords
Field Programmable Gate Array , FPGA , Low-Voltage Differential Signaling , LVDS , signal
Citation